在智能手机以及平板电脑的设计应用方面,基于DSP技术所设计研发的PCB板是不可缺少的重要组成部分,其中I2C信号线的整体布线布局和抗干扰能力,能够直接决定DSP程序指令能否正确发送并执行。我们将通过下文对I2C布线布局设计和抗干扰能力如何增强,做进一步的介绍和分析。
I2C布线应当受到足够的保护
在通讯领域,I2C信号线属于低速控制型信号线,所以在智能手机、平板电脑的PCB板设计时,工程师仅需要按照一般的控制IO进行布线处理即可,无需做特别的保护设计,一般情况下不用担心I2C受到噪声源干扰。不过,在一些特定的情况下,比如在进行折叠型手机或平板、滑盖型手机的设计时,由于I2C信号线需要通过转轴或滑轨处的FPC,信号路径长,与天线的距离也比较近,此时开漏设计输出级对地阻抗加大,所以这种情况下I2C信号线对一些电磁干扰波比较敏感,很容易受到RF信号源的干扰。在这种情况下,工程师需要对I2C信号线提供一些有力的保护措施,例如将I2C的信号线设计成等长度地平行走线,或是在两边加地线进行保护以避免临近层出现高速信号线等。
上拉电阻应安置在OD输出端附近
上拉电阻的合理设置,可以对干扰波进行有效的阻挡。通常情况下,如果主从器件两端均为OD输出时,上拉电阻应当放置在信号路径的中间位置。如果主设备端是软件模拟时序,而从设备是OD输出时,那么工程师需要将电阻安置在靠近从设备的位置。除此之外,I2C协议还特别定义了电阻Rs。Rs电阻在该线路中的设置能够有效抑制总线上的干扰脉冲进入从设备,提高可靠性。通常情况下,Rs电阻的阻值一般都会选用100hm—200ohm之间的数值。当然,这个电阻并不是必须接入的,它更适合在遇到恶劣噪声环境的前提下进行选用。
除此之外,I2C信号线上也会载有一定干扰,这种干扰尽管非常微弱,但同样也会影响到FM接收模块或其他的感应功能块。在遇到这种情况时,工程师可以在靠近FM模块或触摸感应模块的信号线上串接Rs电阻,这样可以有效降低干扰的影响。同样的,为了保障抗干扰效果,上拉电阻端的电源也需要进行退耦处理。
结语
通过对I2C布线的合理规划和对抗干扰能力的提升,PCB板不仅能够维持正常运转,也能够正确快速的执行DSP技术程序指令,整体性能和工作效率可以发挥到最优化状态。
声明:本内容为作者独立观点,不代表电源网。本网站原创内容,如需转载,请注明出处;本网站转载的内容(文章、图片、视频)等资料版权归原作者所有。如我们采用了您不宜公开的文章或图片,未能及时和您确认,避免给双方造成不必要的经济损失,请电邮联系我们,以便迅速采取适当处理措施;欢迎投稿,邮箱∶editor@netbroad.com。
微信关注 | ||
技术专题 | 更多>> | |
2024慕尼黑上海电子展精彩回顾 |
2024.06技术专题 |