相关的Layout经验,供各位EE参考。 先上一张MPS经典热销产品MP1470的典型应用图,可以轻松实现12V转3.3V/2A:
DC-DC的layout非常重要,会直接影响到产品的稳定性与EMI效果,总结经验/规则如下: 1、处理好反馈环(对应上图中R1-R2-R3-IC_FB&GND),反馈线不要走肖特基下面,不要走电感(L1)下面,不要走大电容下面,不要被大电流环路包围,必要时可在取样电阻并个100pF的电容增加稳定性(但瞬态会受到一点影响); 2、反馈线宁可细不要粗,因为线越宽,天线效应越明显,影响环路的稳定性。一般用6-12mils的线; 3、所有电容尽可能靠近IC; 4、电感按规格书指标的120-130%的容量选取,不可过大,过大会影响效率和瞬态; 5、电容按规格书的150%的容量选取。如果是用贴片陶瓷电容,如果用22uF,用两个10uF并联会更好。若对于成本不敏感,电容可用更大些。特别提示:输出电容,若是用铝电解电容,千万记得要用高频低阻的,不可随便放个低频滤波电容! 6、尽可能缩小大电流环路的包围面积。如果不方便缩小,用敷铜的方式变成一条窄缝。 7、不要在关键回路上使用热阻焊盘,它们会引入多余的电感特性。 8、当使用地线层的时候,要尽力保持输入切换回路下面的地层的完整性。任何对这一区域地线层的切割都会降低地线层的有效性,即使是通过地线层的信号导通孔也会增加其阻抗。9、导通孔可以被用于连接退藕电容和 IC 的地到地线层上,这可使回路最短化。但需要牢记的是导通孔的电感量大约在 0.1~0.5nH 之间,这会根据导通孔厚度和长度的不同而不同,它们可增加总的回路电感量。对于低阻抗的连接来说,使用多个导通孔是应该的。
在上面的例子中,通到地线层的附加导通孔对缩减 C IN 回路的长度没有帮助。但在另一个例子中,由于顶层的路径很长,通过导通孔来缩小回路面积就十分有效。
10、需要注意的是将地线层作为电流回流的路径会将大量噪声引入地线层,为此可将局部地线层独立出来,再通过一个噪声很低的点接入主地当中。
11、当地线层很靠近辐射回路的时候,其对回路的屏蔽效果会得到有效的加强。因此,在设计局多层PCB 的时候,可将完整的地线层放在第二层,使其直接位于承载了大电流的顶层的下面。
12、非屏蔽电感会生成大量的漏磁,它们会进入其他回路和滤波元件之中。在噪声敏感的应用中应当使用半屏蔽或全屏蔽的电感,还要让敏感电路和回路远离电感。
解决 EMI 问题可能是一件很复杂的事情,尤其是在面对完整的系统,同时又不知道辐射源所在的时候。有了关于高频信号和开关切换式转换器中的电流回路的基础知识,再加上对元器件和 PCB 布局在高频情况下的表现的了解,结合某些简单自制工具的使用,要想找出辐射源和降低辐射的低成本解决方案,从而轻松的解决 EMI 问题是有可能的。预告下期将为大家带来一个DIY EMI 探测工具。
声明:本内容为作者独立观点,不代表电源网。本网站原创内容,如需转载,请注明出处;本网站转载的内容(文章、图片、视频)等资料版权归原作者所有。如我们采用了您不宜公开的文章或图片,未能及时和您确认,避免给双方造成不必要的经济损失,请电邮联系我们,以便迅速采取适当处理措施;欢迎投稿,邮箱∶editor@netbroad.com。
微信关注 | ||
技术专题 | 更多>> | |
2024慕尼黑上海电子展精彩回顾 |
2024.06技术专题 |