电子技术的发展变化必然给板级设计带来许多新问题和新挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限,导致低的布通率;其次,由于系统时钟频率的提高,引起的时序及信号完整性问题;第三,工程师希望能在 PC 平台上用更好的工具完成复杂的高性能的设计。由此,我们不难看出,PCB 板设计有以下三种趋势:
1、高速数字电路(即高时钟频率及快速边沿速率)的设计成为主流。
2、产品小型化及高性能必须面对在同一块 PCB 板上由于混合信号设计技术(即数字、模拟及射频混合设计)所带来的分布效应问题。
3、设计难度的提高,导致传统的设计流程及设计方法,以及 PC 上的 CAD 工具很难胜任当前的技术挑战。
以下介绍高速设计中使用的技巧。
一、高频电路布线技巧
1)高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须的,也是降低干扰的有效手段
2)高频电路器件管脚间的引线弯折越少越好 。高频电路布线的引线最好采用全直线,需要转折,可用 45°折线或圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合
3)高频电路器件管脚的引线越短越好
4)高频电路器件管脚间的引线层间交替越少越好 。也即元件连接过程中所用的过孔(Via)越少越好 。据测,一个过孔可带来约 05pF 的分布电容,减少过孔数能显著提高速度
5)高频电路布线,要注意信号线近距离平行走线所引入的串扰,若无法避免平行分布,可在平行信号线的反面布置大面积地来大幅度减少干扰 。同一层内的平行走线几乎无法避免,但是在相邻的两个层走线的方向务必取为相互垂直
6)对特别重要的信号线或局部单元实施地线包围的措施
7)各类信号线走线不能形成环路,地线也不能形成电流环路
8)每个集成电路块(IC)的附近应设置至少一个高频退耦电容,退耦电容尽量靠近器件的 Vcc
9)模拟地线(AGND)、数字地线(DGND)等接往公共地线时要采用高频扼流这一环节 。在实际装配高频扼流环节时用的往往是中心穿有导线的高频铁氧体磁珠,可在原理图中把它当做电感,在 PCB 元件库中单独为它定义一个元件封装,布线前把它手工移动到靠近公共地线汇合的合适位置上
二、PCB 中电磁兼容性(EMC)设计方法
PCB 的基材选择及 PCB 层数的设置、电子元件选择及电子元件的电磁特性、元件布局、元件间互连线的长宽等都制约着 PCB 的电磁兼容性。
PCB 上的集成电路芯片(IC)是电磁干扰(EMI)最主要的能量来源 。常规的电磁干扰(EMI)控制技术一般包括:元器件的合理布局、连线的合理控制、电源线、接地、滤波电容的合理配置、屏蔽等抑制电磁干扰(EMI)的措施都是很有效的,在工程实践中被广泛应用。
1、高频数字电路 PCB 的电磁兼容性(EMC)设计中的布线规则
1)高频数字信号线要用短线,一般小于 2inch(5cm),且越短越好
2)主要信号线最好集中在 PCB 板中心
3)时钟发生电路应在 PCB 板中心附近,时钟扇出应采用菊花链或并联布线
4)电源线尽可能远离高频数字信号线或用地线隔开,电源的分布必须是低感应的(多路设计)。多层 PCB 板内的电源层与地层相邻,相当于一个电容,起到滤波作用 。同一层上的电源线和地线也要尽可能靠近 。电源层四周铜箔应该比地层缩进 20 倍于两个平面层之间距离的尺寸,以确保系统有更好的 EMC 性能 。地平面不要分割,高速信号线如果要跨电源平面分割,应该紧靠信号线放置几个低阻抗的桥接电容
5)输入输出端用的导线应尽量避免相邻平行 。最好加线间地线,以免发生反馈耦合
6)当铜箔厚度为 50um、宽度为 1~15mm 时,通过 2A 的电流,导线温度<3
7)PCB 板的导线尽可能用宽线,对于集成电路,尤其是数字电路的信号线,通常选用 4mi1~12mil 导线宽度,电源线和地线最好选用大于 40mil 的导线宽度 。导线的最小间距主要由最坏情况下的线间绝缘电阻和击穿电压决定,通常选用 4mil 以上的导线间距 。为减小导线间的串扰,必要时可增加导线间的距离,安插地线作为线间隔离
8)在 PCB 板的所有层中,数字信号只能在电路板的数字部分布线,模拟信号只能在电路板的模拟部分布线 。低频电路的地应尽量采用单点并联接地,实际布线有因难时可部分串联后再并联接地 。实现模拟和数字电源分割,布线不能跨越分割电源之间的间隙,必须跨越分割电源之间间隙的信号线要位于紧邻大面积地的布线层上
9)在 PCB 中由电源和地造成的电磁兼容性问题主要有两种,一种是电源噪声,另一种是地线噪声 。根据 PCB 板电流的大小,尽量加大电源线宽度,减小环路电阻 。同时,使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力 。目前,电源和地平面的噪声只能通过对原型产品的测量或由有经验的工程师凭他们的经验把退耦电容的容量设定为默认的值
2、高频数字电路 PCB 的电磁兼容性(EMC)设计中的布局规则
1)电路的布局必须减小电流回路,尽可能缩短高频元器件之间的连线,易受干扰的元器件距离不能太近,输入和输出元件应尽量远离
2)按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向
3)以每个功能电路的核心元件为中心,围绕它来进行布局 。元器件应均匀、整齐、紧凑地排列在 PCB 上,尽量缩短各元器件之间的引线连接
4)将 PCB 分区为独立的合理的模拟电路区和数字电路区,A/D 转换器跨分区放置
5)PCB 电磁兼容设计的常规做法之一是在 PCB 板的各个关键部位配置适当的退耦电容
声明:本内容为作者独立观点,不代表电源网。本网站原创内容,如需转载,请注明出处;本网站转载的内容(文章、图片、视频)等资料版权归原作者所有。如我们采用了您不宜公开的文章或图片,未能及时和您确认,避免给双方造成不必要的经济损失,请电邮联系我们,以便迅速采取适当处理措施;欢迎投稿,邮箱∶editor@netbroad.com。
借助完全可互操作且符合 EMC 标准的 3.3V CAN 收发器简化汽车接口设计 | 24-11-19 16:24 |
---|---|
EMC 对策产品 TDK 推出面向 USB3.2/4 应用的小型薄膜共模滤波器 | 24-08-30 16:46 |
EMC对策产品: TDK 推出用于汽车以太网10BASE-T1S的共模滤波器 | 24-07-09 16:30 |
EMC对策产品: TDK推出用于高音质设备音频线的噪声抑制滤波器 | 23-11-22 09:17 |
EMC辅助器选得好,整机测试没烦恼 | 23-07-31 14:39 |
微信关注 | ||
技术专题 | 更多>> | |
2024慕尼黑上海电子展精彩回顾 |
2024.06技术专题 |