LED驱动电源VDS波形,看图说话,大神请进
全部回复(49)
正序查看
倒序查看
现在还没有回复呢,说说你的想法
1,这是正常的波形,工作于QR模式,缺角那个位置是变压器退磁完,要开始振荡了,当振荡到最低点时,开关导通了。那个缺角实际是振荡正弦波的1/4周期下降部分。缺角占用的时间长短取决于你的变压器分布参数和开关管的结电容。
2,一个设计中匝比不是一定要是多少,其值和你的输出电压,开关耐压有关。图中缺角左边的平台电压值等于母线电压和VOR(初级反射电压)的和,这个VOR=VO与匝比的积。当然,这个VOR越大,你的图中那个尖峰(536V)就会越大,所以匝比和你选择的的开关管耐压有关。在很多人的设计中,这个匝比就是首先根据开关管耐压来取的。如果这个波形在输入264V所测,估测你的VOR在80V左右:450V(平台估计值)-264V*1.414=76.7V
0
回复
提示
@沧海一粟110
1,这是正常的波形,工作于QR模式,缺角那个位置是变压器退磁完,要开始振荡了,当振荡到最低点时,开关导通了。那个缺角实际是振荡正弦波的1/4周期下降部分。缺角占用的时间长短取决于你的变压器分布参数和开关管的结电容。2,一个设计中匝比不是一定要是多少,其值和你的输出电压,开关耐压有关。图中缺角左边的平台电压值等于母线电压和VOR(初级反射电压)的和,这个VOR=VO与匝比的积。当然,这个VOR越大,你的图中那个尖峰(536V)就会越大,所以匝比和你选择的的开关管耐压有关。在很多人的设计中,这个匝比就是首先根据开关管耐压来取的。如果这个波形在输入264V所测,估测你的VOR在80V左右:450V(平台估计值)-264V*1.414=76.7V
楼上正解,这是工作准谐振模式下的VDS波形,VDS并没有直接从最高点往下掉,只是你的波形震荡比较小,在第一个谷底就关断了,没有到第二或第三个关,变压器的漏感也会有影响的。或者调整IC DEM PIN上下偏的阻值可以调整的。
0
回复
提示