
1.不充电时DSP的GPIO1为低电平,FQ1基极为低电位,FQ1截止,VCC经FR3加至FQ2基极,使FQ2饱和导通,因FD1的死区电压较低,将FQ3的基极嵌位在0.2V左右,所以D965截止,电路不会充电.
2.充电时,DSP的GPIO1输出为高电平,使FQ1导通,将FQ2的基极电位拉低,从而使FQ2截止,截止后因FD1回路断开,VCC经FR5加至D965基极,使D965开始导通,导通后VCC经T1的1,2脚加在集电极,从而在1,2脚的线圈形成感应电动势,并且消耗很大电流,从而使D965的基极得到的电流降低,所以导通率降低,降低后消耗电流会减小,基极得到电流又会增多,又使D965导通.如此循环.感应电动势从D8整流给FC5充电.
充电时FQ2没有完全截止,基极上的电压还会经FD1放掉一部分电压,使D965不会过饱和. 若将FD1去除,即FQ2完全截止,充电电流有1A多,容易烧坏D965.
FC1,FR6和3,4绕组是一个波形形成电路,相当于是一个积分电路,如将此回路断开,在D965基极是一个矩形波.
后来又想了一下,觉得振荡分析得不对,还请高手分析下.