0
回复
收藏
点赞
分享
发新帖
论坛首页
电源技术综合区
如何防止逻辑电平mosfet被误触发?
如何防止逻辑电平mosfet被误触发?
我的全桥使用的时逻辑电平兼容的mosfet.但是在工作过程中,总有100nS左右的贯通时间,大概有200毫安的贯通电流.仔细测量发现都是桥路中的下管关闭以后(至少有1微秒的死区时间间隔),上管打开后,下管会被误触发开100纳秒左右.为什么?如何防止?谢谢.
全部回复(3)
只看楼主
正序查看
倒序查看
现在还没有回复呢,说说你的想法
dsp_hunter
LV.2
2
2005-12-03 14:54
给个线路图先.
0
回复
提示
剑心
LV.8
3
2005-12-03 15:35
可能是驱动器低电平输出内阻太大,也有可能是体二极管反向恢复而不是误触发.
0
回复
提示
smpsman
LV.3
4
2005-12-06 03:48
这是弥勒电容造成的,可以增加一个快速拉低的萧特基DIODE在驱动栅级上,用KDS184或IN5819等
0
回复
提示
工程师都在看
【上海站】电源网高新电源技术线下研讨会
电源网-天边
TPS40210反激电路驱动波形异常,大小波
WY
利 兹 线 定 义 及 分 类
烧结型PI膜包利磁线
24.2包邮的主动式电容笔电路分析(一)
24c01硬件电子
4000W全桥硬开关,有图,求助
我爱电子
精华推荐
换一换
立
即
发
帖