大家来讨论用数字电路控制互补死区_有图
死区电路原理
H桥电路当中一侧高低MOS管 高端在导通最后时刻与低端变高时产生重叠就叫死区时间 当电路当中元件参数不同 MOS管门极受到外界干扰在高低交替时刻两个功率管会发生短暂同时导通这种情况
是因为在电路中两组波形通过后续电路不可避免会受到不同时间长短延时或输出负载影响是高低MOS同时导通 这样会在供电HV产生很大的穿刺电流不仅增大功耗,而且容易损坏器件解决办法是,向导通的MOS发触脉冲结束时刻至少比 向与关断的MOS发触发脉冲延时一段时间,实现高低MOS器件接通和关断序列协调