用单端反激做了一款电源,使用现成的pwm芯片搭的.在负载开路情况下,输出电压基本吻合要求,但是一加上负载(只是理论计算最大负载的1/10),电压就下降了很多,这主要是什么问题啊?哪位碰到过类似的情况呢?
还有就是改变反馈到芯片的采样电阻阻值比,电压输出也无变化,不会是芯片有问题吧?芯片的其他输出都正常啊?
电源没有负载能力 是什么问题啊
全部回复(51)
正序查看
倒序查看
现在还没有回复呢,说说你的想法
@雪山无痕
没有电路图不好分析,不知道你的回授是咋样的?我想你的变压器GAP可能太小了
芯片资料 1147857388.pdf
电路图
500) {this.resized=true; this.width=500; this.alt='这是一张缩略图,点击可放大。\n按住CTRL,滚动鼠标滚轮可自由缩放';this.style.cursor='hand'}" onclick="if(!this.resized) {return true;} else {window.open('http://u.dianyuan.com/bbs/u/41/1147857659.gif');}" onmousewheel="return imgzoom(this);">
电路图基本上这样,但我是12v->-200v,变压器绕组比1:10,原边电感33微亨,占空比0.625. 输出最大电流要求20毫安就可以了
电路图
![](http://u.dianyuan.com/bbs/u/41/1147857659.gif)
电路图基本上这样,但我是12v->-200v,变压器绕组比1:10,原边电感33微亨,占空比0.625. 输出最大电流要求20毫安就可以了
0
回复
提示
其实我是这样想的,从反激变换角度12v-〉-200v,要求最大输出电流20mA左右即可,那么除去各种损耗假设效率在0.8左右.假设工作在电流连续状态下,工作频率500k,反激放大倍数是(Ns/Np)*D/(1-D),那么我的变压器设计是1:10,正常工作导通比在0.625,变压器原边电感33微亨.那么在导通时间内,根据我前面提到的条件,平均电流应该是0.8A左右,I变化量为0.45A,即Imin=0.57A,Imax=1.02A.但现在问题是通过原边的电流很小,理论上说是芯片发出波形的导通比很小,但芯片是通过采样电压来控制导通比的,按道理说电压没有超过预设值是不会减小导通比的,而且芯片其他管脚都输出电压正常,应该不是芯片的问题,所以我现在有点迷茫.
p.s.我用的是以下mosfet,应该能够符合500kHz的工作条件,希望哪位大哥帮我看看
1147864515.pdf
p.s.我用的是以下mosfet,应该能够符合500kHz的工作条件,希望哪位大哥帮我看看
1147864515.pdf
0
回复
提示
@realzuoluo
芯片资料1147857388.pdf电路图 [图片]500){this.resized=true;this.width=500;this.alt='这是一张缩略图,点击可放大。\n按住CTRL,滚动鼠标滚轮可自由缩放';this.style.cursor='hand'}"onclick="if(!this.resized){returntrue;}else{window.open('http://u.dianyuan.com/bbs/u/41/1147857659.gif');}"onmousewheel="returnimgzoom(this);">电路图基本上这样,但我是12v->-200v,变压器绕组比1:10,原边电感33微亨,占空比0.625.输出最大电流要求20毫安就可以了
PIN7为PGND,咋么和输出电容的正极相连呀?
0
回复
提示
@realzuoluo
其实我是这样想的,从反激变换角度12v-〉-200v,要求最大输出电流20mA左右即可,那么除去各种损耗假设效率在0.8左右.假设工作在电流连续状态下,工作频率500k,反激放大倍数是(Ns/Np)*D/(1-D),那么我的变压器设计是1:10,正常工作导通比在0.625,变压器原边电感33微亨.那么在导通时间内,根据我前面提到的条件,平均电流应该是0.8A左右,I变化量为0.45A,即Imin=0.57A,Imax=1.02A.但现在问题是通过原边的电流很小,理论上说是芯片发出波形的导通比很小,但芯片是通过采样电压来控制导通比的,按道理说电压没有超过预设值是不会减小导通比的,而且芯片其他管脚都输出电压正常,应该不是芯片的问题,所以我现在有点迷茫.p.s.我用的是以下mosfet,应该能够符合500kHz的工作条件,希望哪位大哥帮我看看1147864515.pdf
R4,C8好象是接在15V上面吧
0
回复
提示
@realzuoluo
其实我是这样想的,从反激变换角度12v-〉-200v,要求最大输出电流20mA左右即可,那么除去各种损耗假设效率在0.8左右.假设工作在电流连续状态下,工作频率500k,反激放大倍数是(Ns/Np)*D/(1-D),那么我的变压器设计是1:10,正常工作导通比在0.625,变压器原边电感33微亨.那么在导通时间内,根据我前面提到的条件,平均电流应该是0.8A左右,I变化量为0.45A,即Imin=0.57A,Imax=1.02A.但现在问题是通过原边的电流很小,理论上说是芯片发出波形的导通比很小,但芯片是通过采样电压来控制导通比的,按道理说电压没有超过预设值是不会减小导通比的,而且芯片其他管脚都输出电压正常,应该不是芯片的问题,所以我现在有点迷茫.p.s.我用的是以下mosfet,应该能够符合500kHz的工作条件,希望哪位大哥帮我看看1147864515.pdf
你的吸收电路有问题,R4,C8应该是接在15V上,而且电路形势不是串接,而是并接后再反窜一个高速开关二极管接到线圈两端
0
回复
提示
@李绍波
http://bbs.dianyuan.com/topic/88828这个是12V-300V的,你的是负电压,看不出你的电压取样是怎么取的,变压器比我怎么算是1:20呢,你的1:10是不是太小了?
绕组比1:10 假设占空比0.625 就可以满足了呀.我这个电压采样是通过R9,R10分压,引脚ref电压恒定在1.25v,电路稳定时引脚FB应该是0v.电流环路是通过R6两端电压来反馈,具体电路在我前面发的芯片资料中有.我感觉是芯片发出的波形占空比不够,真不知道是怎么回事,芯片其他管脚的电压都正常啊.我的工作频率是500k,你说会不会是变压器磁芯不行啊?
0
回复
提示