Cinderallaaaa:
我觉得如果你是觉得整体频率偏高,进入burst模式过早,可以有两个方向改善:1.降低谐振点频率(70-80kHz差不多了)2.加大匝比。因为你这个是一个宽压应用,如果以输出2.5V作为谐振点,匝比计算出来就是400/2/2.5=80,而LLC的增益曲线并不线性,大于谐振频率的那一段gain的斜率比较缓,这会导致输出电压为2.2V的时候工作频率很高,轻载频率也相对较高,所以加大匝比其实就是把2.3V或2.4V作为谐振点设计,这样整体频率会降低一点。另外芯片设置的最大频率也可以抬高一点,推迟进入burst模式的负载点。