使用ON semi的NCP1631设计interleaved PFC时遇到这样的一个问题
当任一支路MOSFET关断并完成能电容充电之后,进入阻尼振荡时,另一路会受以干扰,出现谐振现象。
如第一个截图所示
Z1: Drv1, Z2:Drv2, Z3:ZCD1, Z4:ZCD2
如果不出现干扰,应该会出现阻尼振荡的,但设计中却出现振荡幅值因另一支路影响而出现升高的问题。
其中谐振的频率为PFC Choke与MOSFET DS电容确定。
图2是关闭一路驱动之后的波形,能够更明显地看到两支路的互相干扰问题。
但这个问题在ON Semi的evaluation board上却没有出现,不知是否跟布线有关。
这个干扰的问题出现在高电压输入(如230VAC几峰值附近),轻负载的情况。这问题导致PF值不高,效率也达到到理想值。
不知有没有哪位同行遇到类似的问题,请分享一下经验,谢谢!
图1
图2