变压器磁芯用EE19,初级105匝,次级6匝,辅助10匝。
一开始时设计用RCD吸收电路,带载后Vds过高直接击穿内置MOS,后来改用P6KE200A做吸收,现在MOS是不击穿了,但是占空比好像越来越大,而且MOS关断后震荡的波形数量也越来越少,少到一定程度VIPER22A就保护了,几秒钟后重新振荡,重复最后一幅图的波形,很快芯片又保护了。
如果反激电源输入电压是AC=220V,设计输出电压多少?变压器匝比是否合适
不知道你的原理图怎么样的?最好能上个图