• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

反激变换器RCD缓冲回路怎样设计才能提高效率,急求

当两种缓冲回路都加时,R1=1k,C1=470nf,R2=100,C2=23nf,漏源电压波形为:

这样效率很低,不到60%,如果不加R2,C2,漏源波形为

已经超过了MOS管的耐压,我的MOS管耐压是120V的,效率不到80%,求高手指点,怎么样合理设计缓冲回路,在这谢谢了。

 

 

全部回复(5)
正序查看
倒序查看
2015-06-03 22:06
只要加R1,C1,VD1就好吧,应该是你的RC参数没调试好,单路输出的话效率一般可以做到85以上的
0
回复
2015-06-03 22:08

如果是设计RC缓冲电路参数的话,你可以看下

http://www.dianyuan.com/bbs/1510078.html

帖子9楼的步骤5中的5.2 确定RCD+Z钳位的大小

0
回复
2015-06-03 23:21
建議先把變壓器漏感降低吧,第一根尖波就太高啦。一般變壓器漏感約為主感量10~5%以下越低越好。
0
回复
2015-06-04 10:20
已经被添加到社区经典图库喽
http://www.dianyuan.com/bbs/classic/
0
回复
2015-06-05 21:37
@jianjun8410
如果是设计RC缓冲电路参数的话,你可以看下http://www.dianyuan.com/bbs/1510078.html帖子9楼的步骤5中的5.2 确定RCD+Z钳位的大小
如果觉得写的不错,方便的话帮忙投个票哦,呵呵~
0
回复