最近公司不景气,现在十二月底了,十月份的工资还没发完。难免有点想法,最近去面试了几家公司的硬件工程师,遇到的一些面试题目和大伙探讨一下:
1,系统(嵌入式系统)的电源纹波是百分之几?
答:我们做了余量,设计是1%;
2,你是怎么测量电源纹波的?
答:短地线,AC耦合,限带宽。
3,如果要求纹波为1%,如果你测试的结果达不到1%,你又哪些措施优化?
答:调整L和C值,选择低ESR的电容。
4,(DC-DC)上电的冲击电压你在什么情况下你需要处理一下?
答:一般超出在输出电压的两倍,》1ms时间的波形会进行处理。具体还要更加后端供电芯片的最大允许电压范围进行确定。。
5,有哪些措施可以降低上电冲击?
答:调整前端L值,加NTC。