现有一个用于锂电保护板上的变压器,
EE16骨架
DH321芯片
输入DC30-60V
输出DC5V/500mA
麻烦论坛大哥帮忙设计下具体的参数,先谢了
高频变压器设计(求助)
全部回复(3)
正序查看
倒序查看
现在还没有回复呢,说说你的想法
@pads2005pcb
IC=DH321 查规格表得知:DMAX=0.67 N=0.8 FS=100K PC40的^B=0.2T 计算出的参数如下: NP=57T 线径=0.19MM NS=6T 线径=0.4MM NVCC=12T 线径=0.19MM 气隙=0.1MM叠层方案: #1 NP #2 胶带 #3 NVCC #4 胶带 #5 NS #6 胶带 请把试验结果贴出来.
老兄,规格表上的DMAX=0.67 是芯片的额定值吧,是其可以达到的极限,
而实际应用时应该可以自己设定实际工作时的DMAX'的,好象一般反激变换器的最大占空比一般都定在0.5以下的,但根据你的圈比计算大概是0.63,能否解释一下这样做有什么好处?
而实际应用时应该可以自己设定实际工作时的DMAX'的,好象一般反激变换器的最大占空比一般都定在0.5以下的,但根据你的圈比计算大概是0.63,能否解释一下这样做有什么好处?
0
回复
提示
@nothingwith
老兄,规格表上的DMAX=0.67是芯片的额定值吧,是其可以达到的极限,而实际应用时应该可以自己设定实际工作时的DMAX'的,好象一般反激变换器的最大占空比一般都定在0.5以下的,但根据你的圈比计算大概是0.63,能否解释一下这样做有什么好处?
这位仁兄说的极是,我以前的最大占空比也通常是取0.5以下的,不过客户要求我们计算出来的变压器要与他们那里的变压器匝数等参数要接近.影响这方面的差距就在于过多的假设设计,因此,要想达到客户的要求同时要满足技术上的要求,就必须有依据性的取舍来计算变压器.后来才发现,这样的设计主要是针对成本控制比较苛求的产品方案中,因为成本已达到下限.效率一般是在0.7-0.8之间.
补充一点:原边电感是0.88MH
补充一点:原边电感是0.88MH
0
回复
提示