• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

高频开关电路设计考虑因素小知识;

      开关电源直接驱动栅极时,会出现振铃现象,引起这一现象的原因我猜时LC震荡导致的,关于C很容易理解,那就是mos管gs之间的极间电容,那么L哪里来的呢,来自于PCB环路面积产生的电感效应,关于降低振铃现象我们经常用的手段就是串联一个电阻,降低环路的Q值,避免过冲损坏栅极或者导致错误的开关动作,但是串电阻会降低开关速度,实际应用过程中需要在速度和过充点之间找一个平衡点,有没有找过的小伙伴分享下这其中的经验呢?

      接下来我们看下串联电阻后,对振铃现象的抑制作用:

      关于环路面积是怎样定义的呢?

      环路面积主要是(驱动器输出==mos管栅源极==驱动器GND)形成的闭合回路,看下图:

            这个环路面积实际是在PCB布局和布线时候产生的,所以实际上如何布局布线我们先要根据我们对应设计电路的拓扑结构图找出环路,以buck电路为例,这里的环路有两个储能环(红色)和续流环(蓝色),看下图:

      找出环路以后我们就需要调整布线和布局让储能(图中绿色)和续流(图中白色)环路的面积尽可能的小,如下图:

      接下来还需要检查两个环路与其他的线路之间是否存在耦合(增大间距解决)。大佬还有需要补充的吗?

全部回复(0)
正序查看
倒序查看
现在还没有回复呢,说说你的想法