• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

锁相环

请问大家有用过CD4046锁相环的吗?我的怎么老是锁不住啊?求助!
全部回复(7)
正序查看
倒序查看
ayong168
LV.5
2
2009-06-06 17:26
搞个图上来分析一下,我用过
0
回复
LV.1
3
2009-06-07 18:38
@ayong168
搞个图上来分析一下,我用过
发图帮你分析一些,我的机器就是用4046
0
回复
wheat320
LV.2
4
2009-06-12 08:59
@
发图帮你分析一些,我的机器就是用4046
我的电路图不太好上传,因为我现在的电路经过了很多改动,我的图还没有改,我详细的说一下吧,我从负载通过电流互感器采样一个电流信号(电流互感器是20KHZ的,目前只有这种,不知道影响大吧,而我负载上的谐振频率是300多KHz(串联)),经过电压比较器变成方波,再经两个反相器输入到4046的14脚(原来用的是CD4046,后来改用74HC4046),然后从74HC4046的4脚输出经CD4518分频(我需要2倍频),CD4518出来接相位补偿电路,再输入到74HC4046的3脚,电路的外围参数为11脚接100K电阻,12脚接100K电阻,6、7间接200pF的电容,锁相环的输入频率可以是217KHz~420KHz,应为2倍频了,所以锁相环的输出锁相外围是434KHz~840KHz,然后从74HC4046的4脚输出经电平转换电路变成3.3V输入到FPGA中,再由FPGA产生4路脉冲去控制全桥逆变器.中间的启动电路我原来用的是先从FPGA中产生一个300多KHz的他激频率,经过几秒等负载有稳定电流后断开,转为自激.但总也不行,不知道是启动不起来,还是有什么其他问题,请多指教!
0
回复
wheat320
LV.2
5
2009-06-12 08:59
@ayong168
搞个图上来分析一下,我用过
我的电路图不太好上传,因为我现在的电路经过了很多改动,我的图还没有改,我详细的说一下吧,我从负载通过电流互感器采样一个电流信号(电流互感器是20KHZ的,目前只有这种,不知道影响大吧,而我负载上的谐振频率是300多KHz(串联)),经过电压比较器变成方波,再经两个反相器输入到4046的14脚(原来用的是CD4046,后来改用74HC4046),然后从74HC4046的4脚输出经CD4518分频(我需要2倍频),CD4518出来接相位补偿电路,再输入到74HC4046的3脚,电路的外围参数为11脚接100K电阻,12脚接100K电阻,6、7间接200pF的电容,锁相环的输入频率可以是217KHz~420KHz,应为2倍频了,所以锁相环的输出锁相外围是434KHz~840KHz,然后从74HC4046的4脚输出经电平转换电路变成3.3V输入到FPGA中,再由FPGA产生4路脉冲去控制全桥逆变器.中间的启动电路我原来用的是先从FPGA中产生一个300多KHz的他激频率,经过几秒等负载有稳定电流后断开,转为自激.但总也不行,不知道是启动不起来,还是有什么其他问题,请多指教!
0
回复
zhouboak
LV.8
6
2009-12-21 01:04
@wheat320
我的电路图不太好上传,因为我现在的电路经过了很多改动,我的图还没有改,我详细的说一下吧,我从负载通过电流互感器采样一个电流信号(电流互感器是20KHZ的,目前只有这种,不知道影响大吧,而我负载上的谐振频率是300多KHz(串联)),经过电压比较器变成方波,再经两个反相器输入到4046的14脚(原来用的是CD4046,后来改用74HC4046),然后从74HC4046的4脚输出经CD4518分频(我需要2倍频),CD4518出来接相位补偿电路,再输入到74HC4046的3脚,电路的外围参数为11脚接100K电阻,12脚接100K电阻,6、7间接200pF的电容,锁相环的输入频率可以是217KHz~420KHz,应为2倍频了,所以锁相环的输出锁相外围是434KHz~840KHz,然后从74HC4046的4脚输出经电平转换电路变成3.3V输入到FPGA中,再由FPGA产生4路脉冲去控制全桥逆变器.中间的启动电路我原来用的是先从FPGA中产生一个300多KHz的他激频率,经过几秒等负载有稳定电流后断开,转为自激.但总也不行,不知道是启动不起来,还是有什么其他问题,请多指教!
888
0
回复
2009-12-23 10:58
@wheat320
我的电路图不太好上传,因为我现在的电路经过了很多改动,我的图还没有改,我详细的说一下吧,我从负载通过电流互感器采样一个电流信号(电流互感器是20KHZ的,目前只有这种,不知道影响大吧,而我负载上的谐振频率是300多KHz(串联)),经过电压比较器变成方波,再经两个反相器输入到4046的14脚(原来用的是CD4046,后来改用74HC4046),然后从74HC4046的4脚输出经CD4518分频(我需要2倍频),CD4518出来接相位补偿电路,再输入到74HC4046的3脚,电路的外围参数为11脚接100K电阻,12脚接100K电阻,6、7间接200pF的电容,锁相环的输入频率可以是217KHz~420KHz,应为2倍频了,所以锁相环的输出锁相外围是434KHz~840KHz,然后从74HC4046的4脚输出经电平转换电路变成3.3V输入到FPGA中,再由FPGA产生4路脉冲去控制全桥逆变器.中间的启动电路我原来用的是先从FPGA中产生一个300多KHz的他激频率,经过几秒等负载有稳定电流后断开,转为自激.但总也不行,不知道是启动不起来,还是有什么其他问题,请多指教!
你4046的11,12脚的电阻都没用对,扫频范围都没有了,怎么能锁住呢!
0
回复
lyticast
LV.7
8
2009-12-30 01:57
还是上图比较好。
0
回复