做电源保护或者驱动电路中需要用到逻辑信号。74系列用的较多。那HC和LS的有什么区别呢?
一个明显的就是LS的输入电阻有限制。在有些情况下用HC的可以,用LS的就不可以。
这是什么原因呢?
CMOS跟TTL的区别,具体请自行搜索相关资料
TTL门电路中输入端负载特性(输入端带电阻特殊情况的处理): 1)悬空时相当于输入端接高电平。因为这时可以看作是输入端接一个无穷大的电阻。 2)在门电路输入端串联10K电阻后再输入低电平,输入端出呈现的是高电平而不是低电 平。因为由TTL门电路的输入端负载特性可知,只有在输入端接的串联电阻小于910欧时, 它输入来的低电平信号才能被门电路识别出来,串联电阻再大的话输入端就一直呈现高电 平。这个一定要注意。COMS门电路就不用考虑这些了。
这些是搜到的资料,那这个TTL的输入特性是啥样的呢?
就这点?两者的输入电平特性不一样
输入电平高低限的阀值不一样吧。
74LS为TTL系列中低功耗肖特基工艺,
工作电压范围为:4.75~5.25V;
工作频率在40MHz以内;
当工作电压为5V时,其逻辑"1”的输出高电平高于2.4V,逻辑"0”的输出低电平小于0.4V,逻辑"1”的输入高电平高于2.0V,逻辑"0”的输入低电平低于0.8V;
最小输出驱动电流为8mA(输出低电平0.4V时);
最大输入电流为-0.4mA(输出低电平0.4V时);
74HC为CMOS系列高速绝缘栅场效应晶体管工艺,
工作电压范围为:2.0~6.0V,
当工作电压为5V时,其逻辑"1”的输出高电平高于VCC-0.1V,逻辑"0”的输出低电平小于0.1V,逻辑"1”的输入高电平为3.5V,逻辑"0”的输入低电平低于1.0V;
最小输出驱动电流为4mA(输出低电平0.4V时);
最大输入电流为-0.001mA(输出低电平0.4V时);
输入阻抗高达100KR,抗干扰能力弱。
前级也书门电路,在没有高的输入阻抗的时候效果是一样的。在输入阻抗高的时候效果才不一样。
我想这个和输入阻抗应该有很大关系吧