我用SG6848做了一个60W的反激电源。但是发现GATE的驱动波形中有一个小毛刺。如图所示
还有一个问题就是,在低压的时候,占空比严重超出了预期。设计的时候工作电压是85V-265,最大占空比0.4。但是直到电压上升到140V的时候,占空比才达到0.4然后电压越高占空比越低。但是在120V的时候占空比居然有0.55左右。更加不敢想象85V的时候的占空比了
我在测试前级采样电阻的时候,发现这个G极的波形占空比与这个采样电阻的波形占空比一样。采样电阻的波形中也有一个小毛刺
是不是有干扰信号进去了?PCB布局怎么样?
我测了,VDS也是一样。我看VDS的波形,发现工作是一个CCM一个周期,DCM一个周期,这样交替工作
我去改改试试
饿。。。。我没加。。。。我直接是从采样电阻上直接连到了IC的CS口。限流电阻也没加
加1K与471再试一试!
依然一样
R5是1.2K还是12K?R5换成1K,C6换成680P,R40R41R42R43就用一个1R的取样电阻,试试!还有输出电感L2是80UH?改成8UH看看.
你好,R5是1.2K,C6是1000P ,R40R41R42R43用一个1R的 电流根本上不去。我设计的时候峰值电流有3A多。L2我没加
按说这个是可以控制在占空比小于0.5的 怀疑是布板原因导致干扰到电流取样
占空比是小于0.5的。大波占空比大约35%,小波5%左右
建议上传版图看下, 具体看下芯片的定频引脚和电流取样引脚处得布线
楼主,你在调试的时候有没有出现变压器啸叫的情况?如何解决这个问题?