第一步,深入理解干扰的本质
静电,电子元件技术网上的解释是:一种处于静止状态的电荷,其对电路的危害为零。真正对电子电路有危害的是静电放电。在设计的时候电子工程师需要考虑的不是静电问题,而是静电在什么环境什么时间下会进行放电动作,以及如何对放电动作实施防护措施。
第二步,分析产生干扰的原因
事出必有因,电子电路产生静电干扰一般有两种情况:
1、电子电路的分布参数设计不合理
2、环境、湿度等因素降低了电子电路的稳定性,使其发生干扰现象
在分析产生干扰原因的时候需要结合工作的环境因素,而且在绝大部分发生静电干扰的设备中,环境、湿度等因素占了主导地位,由于构成干扰的因素种类繁多,其分析较为复杂,但这是设计的必经之路。
第三步,测量与对策
A、传导干扰的测量原理
如图所示,其中CI为共模干扰、DI为差模干扰、V1 = CI DI 、V2 = CI + DI 、V3 = DI ,R1、R2、R3、R4为接地电阻,C1为分布电容。
降低传导干扰的三大对策:
1、尽量减少每个回路的有效面积
2、对于变压器漏感干扰,一方面是对变压器进行磁屏蔽,另一方面是尽量减少每个电流回路的有效面积。
3、对于干扰比较严重或比较容易被干扰的电路,尽量采用双线传输信号,不要利用公共地来传输信号,公共地电流越小干扰越小。
B、辐射干扰的测量原理
其中C1、C2为分布电容,V1为频谱仪或其它仪表。
按照上面的三个步骤来走,一般情况下是可以解决静电干扰的。说完静电干扰,那下面再来聊聊辐射干扰,这里给大家提供降低辐射干扰的三个对策,有机会再交流。
降低辐射干扰的三大对策:
1、一个是屏蔽,另一个是减小各个电流回路的面积(磁场干扰),和带电导体的面积及长度(电场干扰)。
2、当载流体的长度正好等于干扰信号四分之一波长的整数倍的时候,干扰信号会在电路中产生谐振,这时辐射干扰最强,这种情况应尽量避免。
3、磁场辐射干扰主要是流过高频电流回路产生的磁通窜到接收回路中产生的,因此,要尽量减小流过高频电流回路的面积和接收回路的面积。