mjoih:
谢谢您的回答。我仿真的时候也发现Lm较小时,im比较大,开环输出下,输出电压比较高,但是Lm太小,im比较大,从而导通损耗应该也比较大;在相同变压器匝比的情况下,Lm较大时,输出电压与前面相比偏低,这个时候我稍微调整一下匝比,就得到我想要输出的电压了。我现在仿真是这样设计的: 开关频率始终等于谐振频率:Fsw=Fr 最小输入电压Vinmin=25V,输出电压Vo=180V,计算出变压器匝比:n,所以说输入电压为:25~30V,输出电压都可以达到180V。 当输入电压增大时,开关频率不变,通过闭环控制调节桥内移相角,来减小增益,维持输出电压恒为180V。在没有加死区的情况下看不出来能不能实现ZVS,加了死区后,开关管两端的Vds波形如图所示,不知道为什么加了死区就变成这个样子了,求指导[图片][图片][图片]