本人今日调试了一个60W电源,输出24V,输出DC线末端测试的噪声始终有0.5V,做了很多措施,一点改进都没有.做的措施有:
1. 输出线改用屏蔽线并加磁环.
2.输出线前加了一个共模电感,65uH
3.变压器采用三明治绕法,加了2层铜皮做屏蔽.磁心外再加一层铜皮做屏蔽. 变压器绕法改了5种.
请教DX们帮忙诊断一下,我要怎么改才能把这个噪声降下来?
60W电源输出纹波噪声大,如何降?
全部回复(132)
正序查看
倒序查看
现在还没有回复呢,说说你的想法
@sealand_1981
请问PCB布板是否有问题?第一颗输出电解电容是否和输出二极管靠的很近?后面的输出电解电容是否和输出端子靠的很近?
请帮忙看一下版图500) {this.resized=true; this.width=500; this.alt='这是一张缩略图,点击可放大。\n按住CTRL,滚动鼠标滚轮可自由缩放';this.style.cursor='hand'}" onclick="if(!this.resized) {return true;} else {window.open('http://u.dianyuan.com/bbs/u/44/1155020954.gif');}" onmousewheel="return imgzoom(this);">
0
回复
提示
@hosion
请帮忙看一下版图[图片]500){this.resized=true;this.width=500;this.alt='这是一张缩略图,点击可放大。\n按住CTRL,滚动鼠标滚轮可自由缩放';this.style.cursor='hand'}"onclick="if(!this.resized){returntrue;}else{window.open('http://u.dianyuan.com/bbs/u/44/1155020954.gif');}"onmousewheel="returnimgzoom(this);">
个人认为PCB layout 问题比较大,输出地不能全部连在一起,否则产生环路向空间辐射EMI,再耦合到你的输出线和示波器探头上.
你把次级地割开试验一下.
你把次级地割开试验一下.
0
回复
提示
@hosion
不会吧?我原来的板次级地没有把输出二极管包起来,可是噪声更大!达到1.1V! 这板是重新布过的了,尽量用GND把次级的器件围起来,同样的变压器和电路,噪声直接从1.1V降到500mV! 可见还是很有效果的.
提供个EMC资料给你参考.1155022341.pdf
0
回复
提示
@sealand_1981
PCBLAYOUT好象有问题 输出+与输出地之间的间距很小从你上传的图看好象都差不多靠在了一起你可以测量一下之间的距离
还有一个问题: 在板上DC线引出点测试的噪声是150-220mV,可是经过1.5M的DC线到负载以后,在负载上测试就增大到了500mV,换了好几种DC线都一样,为什么呢? 可否一起讨论一下?
假设DC线的阻抗为Zr,负载为ZL, 引起噪声的电流为Ir,则由于Ir电流流经的通道为:Zr+ZL, 则在板上DC线引出点引起的噪声电压幅值为V1=Ir*(Zr+ZL);而在负载上引起的噪声电压幅值为V2=Ir*ZL.
理论上应有V1>V2, 可是实际测试却刚好相反......为什么呢?
假设DC线的阻抗为Zr,负载为ZL, 引起噪声的电流为Ir,则由于Ir电流流经的通道为:Zr+ZL, 则在板上DC线引出点引起的噪声电压幅值为V1=Ir*(Zr+ZL);而在负载上引起的噪声电压幅值为V2=Ir*ZL.
理论上应有V1>V2, 可是实际测试却刚好相反......为什么呢?
0
回复
提示
@hosion
还有一个问题:在板上DC线引出点测试的噪声是150-220mV,可是经过1.5M的DC线到负载以后,在负载上测试就增大到了500mV,换了好几种DC线都一样,为什么呢? 可否一起讨论一下? 假设DC线的阻抗为Zr,负载为ZL,引起噪声的电流为Ir,则由于Ir电流流经的通道为:Zr+ZL,则在板上DC线引出点引起的噪声电压幅值为V1=Ir*(Zr+ZL);而在负载上引起的噪声电压幅值为V2=Ir*ZL.理论上应有V1>V2, 可是实际测试却刚好相反......为什么呢?
我再传几个EMC方面的资料给你参考参考. 路漫漫,自己摸索吧.1155024333.pdf
0
回复
提示