• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

FT8010MPX FT8010UMX Fairchild

FT8010
复位定时器可配置的延迟时间 Reset Timer with Configurable Delay Time
特点 Features
配置长延时7.5或11.25秒 Long Delay Configurable to 7.5 or 11.25 Seconds
小学及中学的输入复位引脚 Primary and Secondary Input Reset Pins
推挽和漏极开路输出引脚 Push-Pull and Open-Drain Output Pins
1.8 V至5.0 V操作(T 1.8 V to 5.0 V Operation (T
A
= -40°C至+85°C) =-40°C to +85°C)
1.7 V至5.0 V操作(T 1.7 V to 5.0 V Operation (T
A
= -25°C至+85°C) =-25°C to +85°C)
1.65 V至5.0 V操作(T 1.65 V to 5.0 V Operation (T
A
= 0°C至+85°C) =0°C to +85°C)
采用10引脚UMLP封装(1.4毫米x 1.8毫米) Packaged in 10-Lead UMLP (1.4 mm x 1.8 mm)
和8引脚MLP(2.0毫米x 2.0毫米)封装 and 8-Lead MLP (2.0 mm x 2.0 mm) Packages
描述 Description
FT8010是一个定时器,用于在移动设备复位 The FT8010 is a timer for resetting a mobile device
其中较长的复位时间是必要的。 where long reset times are needed. 长时间延迟 The long time delay
有助于避免意外复位造成意外键 helps avoid unintended resets caused by accidental key
印刷机。 presses. 硬接线,可以选择两不耽误 Two delays can be selected by hard-wiring the
DSR针:7.5±20%秒或11.25±20%秒。 DSR pin: 7.5 ±20% seconds or 11.25 ±20% seconds.
FT8010有两个相同的输入单路或双路 The FT8010 has two identical inputs for single or dual
开关复位能力。 switch resetting capability. 该器件具有两个输出: The device has two outputs:
推挽输出0.5 mA驱动和漏极开路 a push-pull output with 0.5 mA drive and an open-drain
用0.5 mA下拉驱动输出。 output with 0.5 mA pull-down drive.
FT8010我提请最小 FT8010 draws minimal I
CC CC
当前无效时, current when inactive and
功能在很宽的1.65 V至5.0 V的电源范围。 functions over a wide 1.65 V to 5.0 V power supply range.
订购信息 Ordering Information
型号 Part Number
操作 Operating
温度范围 Temperature Range
Package
填料 Packing
方法 Method
FT8010UMX FT8010UMX
-40°C至+85°C -40°C to +85°C
10 -引脚,1.4×1.8×0.55毫米超薄MLP 10-Lead, Ultrathin MLP, 1.4 x 1.8 x 0.55 mm
包装,0.40毫米间距 Package, 0.40 mm Pitch
5000单位 5000 Units
编带和卷轴 Tape and Reel
FT8010MPX FT8010MPX
-40°C至+85°C -40°C to +85°C
8引脚MLP 2.0×2.0×0.8 mm包装, 8-Lead, MLP 2.0 x 2.0 x 0.8 mm Package,
0.5毫米间距 0.5 mm Pitch
3000单位 3000 Units
编带和卷轴 Tape and Reel
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
2 2
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
框图 Block Diagram
图1。 Figure 1.
框图 Block Diagram
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
3 3
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
引脚配置 Pin Configuration
图2。 Figure 2.
MLP引脚配置 MLP Pin Configuration
(1) (1)
(俯视图) (Top Through View)
图3。 Figure 3.
UMLP引脚配置 UMLP Pin Configuration
(2) (2)
(俯视图) (Top Through View)
注意事项: Note:
1。 1. 民主行动党可能是一个无连接,或者它可能是连接到地面。 The DAP may be a no connect or it may be tied to ground.
2。 2. NC =无连接 NC = No connect
引脚定义 Pin Definitions
#UMLP引脚MLP针# MLP Pin # UMLP Pin #
Name
描述 Description
1 1
10 10
RST2 RST2
推挽输出高电平 Push-Pull Output, Active HIGH
2 2
1 1
GND GND
地面 Ground
3 3
2 2
/ SR1 /SR1
二次复位输入,低电平 Secondary Reset Input, Active LOW
4 4
3 3
/ RST1 /RST1
开漏输出,低电平 Open-Drain Output, Active LOW
5 5
5 5
DSR DSR
延迟选择输入(必须直接连接到GND或V Delay Selection Input (Must be tied directly to GND or V
CC CC
;不 ; do not
使用上拉或下拉电阻。) use pull-up or pull-down resistors.)
6 6
6 6
TRIG TRIG
测试引脚连接到GND在正常使用 Test Pin, Tied to GND in Normal Use
7 7
7 7
/ SR0 /SR0
主复位输入,低电平有效; Primary Reset Input, Active LOW
8 8
8 8
V V
CC CC
电源供应器 Power Supply
4,9, 4, 9,
NC NC
无连接 No Connect
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
4 4
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
功能描述 Functional Description
的FT8010复位定时器使用内部振荡器和一个 The FT8010 reset timer uses an internal oscillator and a
两阶段的,21位的计数器,以确定当输出 two-stage, 21-bit counter to determine when the output
引脚开关。 pins switch. 时间N是由硬线逻辑的电平 Time N is set by the hard-wired logic level
的DSR销。 of the DSR pin. N为7.5±20%为秒 N is either 7.5 ±20% seconds for
DSR =低或11.25±20%秒DSR =高。 DSR=LOW or 11.25 ±20% seconds for DSR=HIGH.
表1中。 Table 1. FT8010真值表 FT8010 Truth Table
DSR DSR
复位定时器(+ -20%) Reset Timer ( +-20% )
0 0
7.50s 7.50s
1 1
11.25s 11.25s
两个输入引脚/ SR0和/ SR1,驱动电压 The two input pins, /SR0 and /SR1, drive voltage
的电压进行比较的比较器,对输入 comparators that compare the voltage on the input with
的电压设定的参考块。 the voltage set by the reference block. 低输入信号 A low input signal
上/ SR0和/ SR1启动振荡器。 on both /SR0 and /SR1 starts the oscillator. The
振荡器发送数据脉冲数字化的核心, oscillator sends data pulses to the digital core, which
包括计数器。 includes the counter. 有两种情况 There are two scenarios for
计数,如下所述:持续时间短,长 counting, as described below: short duration and long
的持续时间。 duration. 在持续时间较短的情况下,输出/ RST1 In the short-duration scenario, outputs /RST1
和RST2不会受到影响。 and RST2 are not affected. 在持续时间长 In the long duration
情况下,输出改变状态后时间N. scenario, the outputs change state after time N. The
输出恢复到原来的状态时,一个高投入 outputs return to their original states when a HIGH input
信号发生/ SR0或/ SR1。 signal occurs on either /SR0 or /SR1.
/ RST1输出为开漏驱动器。 The /RST1 output is an open-drain driver. 当计数 When the count
时间超过时间N / RST1输出驱动器低。 time exceeds time N, the /RST1 output drives LOW. The
RST2输出是一个推挽驱动器。 RST2 output is a push-pull driver. 当计数时间 When the count time
超过时间n RST2输出驱动高。 exceeds time N, the RST2 output drives HIGH.
TRIG引脚应连接GND或在低 The TRIG pin should be tied GND or LOW during
正常运行。 normal operation. TRIG引脚是一个测试模式引脚,用于 The TRIG pin is a test mode pin used
扫描测试。 for SCAN testing.
应用笔记 Application Note
重要提示 :DSR引脚必须连接到V IMPORTANT : The DSR pin must be tied to V
CC CC
或GND or GND
提供一个高或低电压水平。 to provide a HIGH or LOW voltage level. 的电压 The voltage
在DSR引脚上的水平决定的长度 level on the DSR pin determines the length of the
配置的延迟。 configurable delay. 重要的是,的电压电平 It is important that the voltage level
在DSR引脚上不会改变在正常运作。 on the DSR pin not change during normal operation.
DSR引脚必须被直接连接到V The DSR pin must be tied directly to V
CC CC
或GND前 or GND before
变为低电平,SR0或SR1按钮的。 SR0 or SR1 buttons go LOW. 不要使用上拉或下拉 Do not use pull-up or pull-
在DSR引脚上下拉电阻。 down resistors on the DSR pin.
短的持续时间(T Short Duration (t
W W
< N)
在这种情况下,两个输入/ SR0和/ SR1为低电平 In this case, both input /SR0 and /SR1 are LOW for a
持续时间t duration t
W W
短于时间N.当输入 which is shorter than time N. When an input
goes低,内部定时器开始计数。 goes LOW, the internal timer starts counting. 的输入 The input
之前变高,时间N.定时器停止计数,并 goes HIGH before time N. The timer stops counting and
输出复位并没有发生变化( 参见图4)。 resets and no changes occur on the outputs ( see Figure 4) .
/ SR0 /SR0
/ SR1 / RST1 / RST2 /SR1 /RST1 /RST2
描述 Description
ł L
ħ H
ł L
计时器开始计数,当两个输入低。 The timer starts counting when both inputs go LOW. 定时器停止 The timer stops
计数和复位输入变为高电平时,无论。 counting and resets when either input goes HIGH. 没有发生变化 No changes occur on the
输出,这两个/ SR0和/ SR1是低电平激活(启动)计时器。 outputs, Both /SR0 and /SR1 need to be LOW to activate (start) the timer.
ł L
ħ H
ł L
图4。 Figure 4.
短持续时间波形 Short Duration Waveform
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
5 5
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
持续时间长(T Long Duration (t
W W
> N) > N)
在这种情况下,输入/ SR0和/ SR1为低电平 In this case, inputs /SR0 and /SR1 are LOW for a
持续时间,T duration, t
W W
,这是长于时间N.当 , which is longer than time N. When an
输入goes低,内部定时器开始计数。 input goes LOW, the internal timer starts counting.
经过时间n的输出开关和定时器停止 After time N, the outputs switch and the timer stops
计数。 counting. 输入变为高N之后的某个时候 The input goes HIGH sometime after N
秒。 seconds. 当输入高电平,定时器复位 When the input goes HIGH, the timer resets
和输出切换后返回到其原始状态 and the outputs switch back to their original state after
的传播延迟 (参见图5)。 a propagation delay (see Figure 5) .
/ SR0 /SR0
/ SR1 /SR1
/ RST1 /RST1
RST2 RST2
描述 Description
ł L
计时器开始计数,当两个输入低。 The timer starts counting when both inputs go LOW. 经过时间N, After time N, the
输出开关。 outputs switch. 当任一输入变为高电平,定时器复位和 When either input goes HIGH, the timer resets and the
输出切换回原来的状态。 outputs switch back to their original state. / SR0和/ SR1需要 Both /SR0 and /SR1 need to
低激活(启动)计时器。 be LOW to activate (start) the timer.
ł L
图5。 Figure 5.
长持续时间波形 Long Duration Waveform
注意事项: Note:
3。 3. 波形不按比例绘制(tpHL1 tpLH1 >> tpHL2 tpLH2)。 Waveforms not drawn to scale (tpHL1, tpLH1 >> tpHL2, tpLH2).
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
6 6
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
绝对最大额定值 Absolute Maximum Ratings
强调超过绝对最大额定值可能会损坏设备。 Stresses exceeding the absolute maximum ratings may damage the device. 该设备可能无法正常运行或 The device may not function or be
可操作高于推荐的工作条件,并强调这些级别部分不推荐使用。 operable above the recommended operating conditions and stressing the parts to these levels is not recommended.
此外,长期暴露在上面讲推荐工作条件下可能影响器件的可靠性。 In addition, extended exposure to stresses above the recommended operating conditions may affect device reliability.
绝对最大额定值为应力额定值只。 The absolute maximum ratings are stress ratings only.
符号 Symbol
参数 Parameter
条件 Condition
最小。 Min.
最大。 Max.
单元 Unit
V V
CC CC
电源电压 Supply Voltage
-0.5 -0.5
7 7
V V
V V
IN
DC输入电压 DC Input Voltage
/ SR0和/ SR1,TRIG,DSR /SR0, /SR1, TRIG, DSR
-0.5 -0.5
7 7
V V
V V
输出 OUT
输出电压 Output Voltage
(4) (4)
/ RST1高或低 /RST1 HIGH or LOW
-0.5 -0.5
7 7
V V
RST2高或低 RST2 HIGH or LOW
-0.5 -0.5
VCC +0.5 Vcc+0.5
/ RST1,RST2,V /RST1, RST2, V
CC CC
= 0 =0
-0.5 -0.5
7 7
I
IK IK
DC输入二极管电流 DC Input Diode Current
V V
IN
<0 V < 0 V
-50 -50
毫安 mA
I
OK
DC输出二极管电流 DC Output Diode Current
V V
输出 OUT
<0 V < 0 V
-50 -50
毫安 mA
V V
输出 OUT
> V > V
CC CC
+50 +50
I
OH OH
/ I /I
OL OL
DC输出源/灌电流 DC Output Source/Sink Current
-50 -50
+50 +50
毫安 mA
I
CC CC
DC V DC V
CC CC
每个电源引脚或接地电流 or Ground Current per Supply Pin
±100 ±100
毫安 mA
Ť T
STG STG
存储温度范围 Storage Temperature Range
-65 -65
+150 +150
°C °C
Ť T
Ĵ J
结温下偏置 Junction Temperature under Bias
+150 +150
°C °C
Ť T
ł L
结焊 ​​接温度,焊接10秒 Junction Lead Temperature, Soldering 10 Seconds
+260 +260
°C °C
P P
ð D
功率耗散 Power Dissipation
5 5
毫瓦 mW
ESD ESD
静电放电能力 Electrostatic Discharge Capability
人体模型,JESD22-A114 Human Body Model, JESD22-A114
4 4
千伏 kV
带电器件模型,JESD22-C101 Charged Device Model, JESD22-C101
2 2
注意事项: Note:
4。 4. I
Ø O
绝对最大额定值必须遵守。 absolute maximum rating must be observed.
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
7 7
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
推荐工作条件 Recommended Operating Conditions
推荐工作条件表定义了实际设备操作条件。 The Recommended Operating Conditions table defines the conditions for actual device operation. 推荐 Recommended
指定工作条件,以确保最佳的性能数据表规格。 operating conditions are specified to ensure optimal performance to the datasheet specifications. 费尔柴尔德不 Fairchild does not
建议超过或设计绝对最大额定值。 recommend exceeding them or designing to Absolute Maximum Ratings.
符号 Symbol
参数 Parameter
条件 Condition
最小。 Min.
最大。 Max.
单元 Unit
V V
CC CC
电源电压 Supply Voltage
-40C°〜+85 C° -40C° to +85C°
1.8 1.8
5.0 5.0
V V
-25C°〜+85 C° -25C° to +85C°
1.7 1.7
5.0 5.0
0C°到+85°C° 0C° to +85C°
1.65 1.65
5.00 5.00
t
RFC RFC
V V
CC CC
上电后的恢复时间 Recovery Time After Power
Down
V V
CC CC
= 0 V掉电后, =0 V After Power Down,
上升到0.5 V Rising to 0.5 V
5 5
毫秒 ms
V V
IN
输入电压 Input Voltage
/ SR0和/ SR1 /SR0, /SR1
0 0
5 5
V V
V V
输出 OUT
输出电压 Output Voltage
/ RST1高或低 /RST1 HIGH or LOW
0 0
5 5
V V
RST2高或低 RST2 HIGH or LOW
0 0
V V
CC CC
/ RST1,RST2,V /RST1, RST2, V
CC CC
= 0 V =0 V
0 0
5 5
I
OH OH
DC输出源电流 DC Output Source Current
RST2,1.8 V≤V RST2, 1.8 V ≤ V
CC CC
≤3.0 V ≤ 3.0 V
-0.1 -0.1
毫安 mA
RST2,3.0 V≤V RST2, 3.0 V ≤ V
CC CC
≤5.0 V ≤ 5.0 V
-0.5 -0.5
I
OL OL
DC输出灌电流 DC Output Sink Current
/ RST1,RST2,V /RST1, RST2, V
CC CC
= 1.8 V至 =1.8 V to
5.0 V 5.0 V
+0.5 +0.5
Ť T
A
自由空气工作温度 Free Air Operating Temperature
-40 -40
+85 +85
°C °C
Θ Θ
JA JA
热阻 Thermal Resistance
MLP-8 MLP-8
245 245
°C / W °C/W
UMLP-10 UMLP-10
200 200
注意事项: Note:
5。 5. 所有未使用的输入必须举行V All unused inputs must be held at V
CC CC
或GND。 or GND.
DC电气特性 DC Electrical Characteristics
除非另有说明,T的条件 Unless otherwise specified, conditions of T
A
= -40到80C与V =-40 to 80C with V
CC CC
= 1.8 - 5.0V或T =1.8 - 5.0V OR T
A
= -25至85°C与V =-25 to 85C with V
CC CC
= 1.7 - 5V或 =1.7 – 5V OR
Ť T
A
= 0到85°C与V =0 to 85C with V
CC CC
= 1.65 - 5V的性能特点如下。 =1.65 – 5V produce the performance characteristics below.
符号 Symbol
参数 Parameter
条件 Condition
最小。 Min.
最大。 Max.
单元 Unit
V V
IH IH
输入高电压 Input High Voltage
/ SR0和/ SR1 /SR0, /SR1
1.2 1.2
V V
DSR DSR
0.65 x垂直 0.65 x V
CC CC
V V
IL IL
输入低电压 Input Low Voltage
/ SR0和/ SR1 /SR0, /SR1
0.32 0.32
V V
DSR DSR
0.25 x垂直 0.25 x V
CC CC
V V
OH OH
高电平输出电压 High Level Output Voltage
RST2,我 RST2, I
OH OH
= -100μA =-100 µA
0.8 x垂直 0.8 x V
CC CC
V V
RST2,我 RST2, I
OH OH
= -500μA =-500 µA
V V
CC CC
= 3.0至5.0 V =3.0 to 5.0 V
0.8 x垂直 0.8 x V
CC CC
V V
OL OL
低电平输出电压 Low Level Output Voltage
RST2,我 RST2, I
OL OL
= 500μA =500 µA
0.3 0.3
V V
/ RST1,我 /RST1, I
OL OL
= 500μA =500 µA
0.3 0.3
I
IN
输入漏电流 Input Leakage Current
0 V≤V 0 V ≤ V
IN
≤5.0 V ≤ 5.0 V
±1.0 ±1.0
μA µA
I
CC CC
静态电源电流 Quiescent Supply Current
(定时器无效) (Timer Inactive)
/ SR0和/ SR1 = V /SR0 or /SR1=V
CC CC
20 20
μA µA
动态电源电流 Dynamic Supply Current
(计时器主动) (Timer Active)
/ SR0 = / = 0 V SR1 /SR0=/SR1=0 V
100 100
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
8 8
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
AC电气特性 AC Electrical Characteristics
除非另有说明,T的条件 Unless otherwise specified, conditions of T
A
= -40到80C与V =-40 to 80C with V
CC CC
= 1.8 - 5.0V或T =1.8 - 5.0V OR T
A
= -25至85°C与V =-25 to 85C with V
CC CC
= 1.7 - 5V或 =1.7 – 5V OR
Ť T
A
= 0到85°C与V =0 to 85C with V
CC CC
= 1.65 - 5V的性能特点如下。 =1.65 – 5V produce the performance characteristics below.
符号 Symbol
参数 Parameter
条件 Conditions
最小。 Min.
典型。 Typ.
最大。 Max.
单元 Unit
t
PHL1 PHL1
定时器延迟,/ / RST1,SRN Timer Delay, /SRn to /RST1,
(DSR = 0) (DSR=0)
Ç C
ł L
= 5 PF,R =5 pF, R
ł L
= 5kΩ的 =5 kΩ
参见图6 See Figure 6
6 6.0
7.5 7.5
9 9.0
Ş s
定时器延迟,/ / RST1,SRN Timer Delay, /SRn to /RST1,
(DSR = 1) (DSR=1)
Ç C
ł L
= 5 PF,R =5 pF, R
ł L
= 5kΩ的 =5 kΩ
参见图6 See Figure 6
9.00 9.00
11.25 11.25
13.50 13.50
Ş s
t
PLH2 PLH2
传播延迟/ SRN Propagation Delay, /SRn to
/ RST1,(DSR = 0或1) /RST1, (DSR=0 or 1)
Ç C
ł L
= 5 PF,R =5 pF, R
ł L
= 5kΩ的 =5 kΩ
参见图6 See Figure 6
220 220
310 310
NS ns
t
PLH1 PLH1
定时器延迟/ SRN RST2 Timer Delay, /SRn to RST2,
(DSR = 0) (DSR=0)
Ç C
ł L
= 5 PF,R =5 pF,R
ł L
= 10kΩ的 =10 kΩ
参见图7 See Figure 7
6 6.0
7.5 7.5
9 9.0
Ş s
定时器延迟/ SRN RST2 Timer Delay, /SRn to RST2,
(DSR = 1) (DSR=1)
Ç C
ł L
= 5 PF,R =5 pF, R
ł L
= 10kΩ的 =10 kΩ
参见图7 See Figure 7
9.00 9.00
11.25 11.25
13.50 13.50
Ş s
t
PHL2 PHL2
传播延迟/ SRN Propagation Delay, /SRn to
RST2,(DSR = 0或1) RST2,(DSR=0 or 1)
Ç C
ł L
= 5 PF,R =5 pF, R
ł L
= 10kΩ的 =10 kΩ
参见图7 See Figure 7
210 210
300 300
NS ns
电容规格 Capacitance Specifications
Ť T
A
= +25°C。 =+25°C.
符号 Symbol
参数 Parameter
条件 Conditions
典型 Typical
单元 Unit
Ç C
IN
输入电容 Input Capacitance
V V
CC CC
= GND =GND
4.0 4.0
PF pF
Ç C
输出 OUT
输出电容 Output Capacitance
V V
CC CC
= 5.0 V =5.0 V
5.0 5.0
PF pF
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
9 9
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
AC测试电路和波形 AC Test Circuit and Waveforms
图6。 Figure 6.
/ RST1输出 /RST1 Output
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
10 10
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
AC测试电路和波形 AC Test Circuit and Waveforms
(续) (Continued)
图7。 Figure 7.
RST2输出 RST2 Output
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
11 11
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
物理尺寸 Physical Dimensions
图8。 Figure 8.
10引脚,超薄MLP,1.4×1.8×0.55 mm包装 10-Lead, Ultrathin MLP, 1.4 x 1.8 x 0.55 mm Package
封装图纸是作为一个考虑飞兆半导体组件的客户服务。 Package drawings are provided as a service to customers considering Fairchild components. 图纸可能会以任何方式改变 Drawings may change in any manner
恕不另行通知。 without notice. 请注意,修改和/或图纸上的日期和联系飞兆半导体代表核实或 Please note the revision and/or date on the drawing and contact a Fairchild Semiconductor representative to verify or
获得最新版本。 obtain the most recent revision. 包装规格不扩大飞兆半导体的全球条款和条件,特别是 Package specifications do not expand the terms of Fairchild's worldwide terms and conditions, specifically the
保修内,占地飞兆半导体产品。 warranty therein, which covers Fairchild products.
经常访问飞兆半导体在线包装领域最新的封装图: Always visit Fairchild Semiconductor's online packaging area for the most recent package drawings:
http://www.fairchildsemi.com/packaging/。 http://www.fairchildsemi.com/packaging/ .
A
B
Ç C
座位 SEATING
飞机 PLANE
详细A DETAIL A
PIN#1 IDENT PIN#1 IDENT
推荐 RECOMMENDED
土地格局 LAND PATTERN
注意事项: NOTES:
A.包装不符合 A. PACKAGE DOES NOT CONFORM TO
任何JEDEC标准。 ANY JEDEC STANDARD.
B.尺寸以毫米为单位。 B. DIMENSIONS ARE IN MILLIMETERS.
C.尺寸和公差每 C. DIMENSIONS AND TOLERANCES PER
ASME Y14.5M,1994。 ASME Y14.5M, 1994.
D.土地格局的建议是 D. LAND PATTERN RECOMMENDATION IS
基于FSC设计。 BASED ON FSC DESIGN ONLY.
E.图形文件名 ​​:MKT-UMLP10Arev5。 E. DRAWING FILENAME: MKT-UMLP10Arev5.
F. FAIRCHILD SEMICONDUCTOR。 F. FAIRCHILD SEMICONDUCTOR.
TOP VIEW TOP VIEW
底视图 BOTTOM VIEW
0.10Ç 0.10 C
0.08Ç 0.08 C
0.10Ç 0.10 C
2X 2X
2X 2X
侧视图 SIDE VIEW
0.10Ç 0.10 C
0.05 0.05
0.00 0.00
3 3
6 6
1 1
0.10 CAB 0.10 CAB
0.05Ç 0.05 C
0.55 MAX。 0.55 MAX.
10 10
1.40 1.40
1.80 1.80
0.40 0.40
0.15 0.15
0.25 0.25
(10X) (10X)
0.35 0.35
0.45 0.45
(9X) (9X)
1.70 1.70
2.10 2.10
0.40 0.40
0.663 0.663
0.563 0.563
(9X) (9X)
0.225 0.225
(10X) (10X)
1 1
(0.15) (0.15)
0.55 0.55
0.45 0.45
详细A DETAIL A
规模:2X SCALE : 2X
1.85 1.85
1.45 1.45
0.55 0.55
0.40 0.40
0.225 0.225
(10X) (10X)
9X 9X
0.45 0.45
PIN#1 IDENT PIN#1 IDENT
可选MINIMIAL的 OPTIONAL MINIMIAL
TOE土地格局 TOE LAND PATTERN
规模:2X SCALE : 2X
LEAD LEAD
选项1 OPTION 1
规模:2X SCALE : 2X
LEAD LEAD
选项2 OPTION 2
包装 PACKAGE
EDGE EDGE
45°的 45°
0.25 0.25
0.15 0.15
©2009仙童半导体公司。 © 2009 Fairchild Semiconductor Corporation
www.fairchildsemi.com www.fairchildsemi.com
FT8010•版本1.0.8 FT8010 • Rev. 1.0.8
12 12
FT8010 -复位定时器可配置的延迟时间 FT8010 — Reset Timer with Configurable Delay Time
物理尺寸 Physical Dimensions
(续) (Continued)
图9所示。 Figure 9.
8引脚,模塑无脚封装(MLP),2.0×2.0×0.8毫米 8-Lead, Molded Leadless Package (MLP), 2.0 x 2.0 x 0.8 mm
封装图纸是作为一个考虑飞兆半导体组件的客户服务。 Package drawings are provided as a service to customers considering Fairchild components. 图纸可能会以任何方式改变 Drawings may change in any manner
恕不另行通知。 without notice. 请注意,修改和/或图纸上的日期和联系飞兆半导体代表核实或 Please note the revision and/or date on the drawing and contact a Fairchild Semiconductor representative to verify or
获得最新版本。 obtain the most recent revision. 包装规格不扩大飞兆半导体的全球条款和条件,特别是 Package specifications do not expand the terms of Fairchild's worldwide terms and conditions, specifically the
保修内,占地飞兆半导体产品。 warranty therein, which covers Fairchild products.
经常访问飞兆半导体在线包装领域最新的封装图: Always visit Fairchild Semiconductor's online packaging area for the most recent package drawings:
http://www.fairchildsemi.com/packaging/。 http://www.fairchildsemi.com/packaging/ .
底视图 BOTTOM VIEW
侧视图 SIDE VIEW
TOP VIEW TOP VIEW
注意事项: NOTES:
A.包装符合JEDEC MO-229, A. PACKAGE CONFORMS TO JEDEC MO-229,
除非另有说明变异W2020D。 VARIATION W2020D EXCEPT WHERE NOTED.
B.尺寸以毫米为单位。 B. DIMENSIONS ARE IN MILLIMETERS.
C.尺寸和公差 C. DIMENSIONS AND TOLERANCES
每ASME Y14.5M 1994。 PER ASME Y14.5M, 1994.
D.土地格局的建议 D. LAND PATTERN RECOMMENDATION BASED
在PCB V2009矩阵计算器。 ON PCB MATRIX CALCULATOR V2009.
E.如果中心PAD没有焊接到,NO E. IF CENTER PAD IS NOT SOLDERED TO, NO
暴露的金属被允许在顶部 EXPOSED METAL IS ALLOWED IN THE TOP
董事会层显示的区域中。 LAYER OF THE BOARD IN THE AREA SHOWN.
F.图形文件名 ​​:MKT-MLP08Rrev2。 F. DRAWING FILENAME: MKT-MLP08Rrev2.
0.05 0.05
0.00 0.00
0.80 MAX 0.80 MAX
0.10Ç 0.10 C
0.08Ç 0.08 C
(0.20) (0.20)
Ç C
座位 SEATING
飞机 PLANE
PIN1 PIN1
IDENT IDENT
2.00 2.00
2.00 2.00
A
B
2X 2X
2X 2X
0.10Ç 0.10 C
0.10Ç 0.10 C
8 8
5 5
1 1
4 4
0.10 0.10
CAB CAB
0.05 0.05
Ç C
PIN码1 PIN 1
IDENT IDENT
0.50 0.50
0.65 0.65
0.45 0.45
0.25 0.25
0.15 0.15
8X 8X
8X 8X
推荐土地格局 RECOMMENDED LAND PATTERN
(NSMD PAD型) (NSMD PAD TYPE)
选项#1:无中心PAD OPTION #1: NO CENTER PAD
(0.25) (0.25)
(0.90) (0.90)
1.80 1.80
0.50 0.50
8X 8X
8X 8X
选项#2:与中心PAD OPTION #2: WITH CENTER PAD
ê E
顶层 TOP LAYER
CU KEEP CU KEEP
OUT AREA
0.90 0.90
(1.35) (1.35)
A
(0.25) (0.25)
(0.90) (0.90)
1.80 1.80
0.50 0.50
全部回复(0)
正序查看
倒序查看
现在还没有回复呢,说说你的想法