如图,24V输入已经过滤波处理,现测的是电容C9右测初级线圈下侧的电压,发现出现如图的波形,那个高的尖峰达到了100多V(不正常),边上那个小的是23V左右(这个是对的),请问要怎样才可以消除这个不正常的波形?前级线圈电感量约1000uH,用的是PC44磁芯。电容C9目前用的是贴片陶瓷电容22nF.
回答下兄弟的问题,拓扑没毛病,波形也没毛病,应力高是设计问题。
----------------------------------------------------------------------------------------------
第一步,复现你的实现现象,仿真模型如下:
这里管子的应力跟你的波形一毛一样。
但是我加了原边回路的电流,可以理解为变压器电感的励磁电流。
所谓的active forwar,钳位电容干的活就是给励磁电感复位,不能让励磁电流无限上升至饱和。
你看下面绿色的电流,有升有降。升的地方是励磁,降的地方是去磁。用公式表示就是伏秒平衡原理
Vin * duty * Ts = (Vds - Vin) * Treset
因此,Vds必须比Vin高,Vds高的话,Treset就短;Vds低的话,Trest就长;用相反的话来说也是可以的。电流下降的时间就是Treset。
-----------------------------------------------------------------------------------------------------------------
第二步,
Treset说白了就是取决于激磁电感Lm和钳位电容的振荡周期,电容大一些,振荡时间长,Treset变长,Vds自然变小。
但是你不能指望Vds=Vin,否则电感无法复位。
下面的仿真图,把钳位电容加到100nF,Vds降低为50V左右。