三明治绕法好
10W一下,对于LED电源来说,三明治绕法是一种选择,但是EMI不容易过,尽管漏感低,耦合好,元器件应力小。如果对EMI没要求,完全可以这样。
如果对EMI有要求,而且有足够的裕量,必须采用堆叠式的绕法,而且最外层还要加一层铜皮屏蔽。
除了EMI之外是否也会影响到效率?
当然, 但我所指的是NP-NS-NB这种绕法.
最常规的绕法啦!Np -Ns - Na啦。
也就是:初级绕完,再绕次级,最后绕辅助绕组哈,磁芯允许,最后加一层屏蔽铜箔哦!
是想说NP/2-NS/NP/2-NB,三明治绕法主要是增加初次级的耦合面积,降低漏感,
从而可以降低MOSFET关断时的漏感尖峰电压,降低MOSFET的电压应力,
在低压输出时可以提升效率。
但在增加耦合面积的同时,使绕组间的分布电容加大,
而绕组间电容是共模干扰信号主要的传递路径,故三明治绕法会使EMI性能变差。